Biblioteker skrevet i SystemVerilog

opentitan

OpenTitan: Open source silicium root of trust.
  • 1.9k
  • Apache License 2.0

cva6

CORE-V CVA6 er en applikationsklasse 6-trins RISC-V CPU, der er i stand til at starte Linux.
  • 1.8k
  • GNU General Public License v3.0

ibex

Ibex er en lille 32 bit RISC-V CPU-kerne, tidligere kendt som zero-riscy..
  • 1.0k
  • Apache License 2.0

MinecraftHDL

Et Verilog-synteseflow til Minecraft redstone-kredsløb.
  • 987

hdmi

Send video/lyd over HDMI på en FPGA.
  • 886
  • GNU General Public License v3.0

rsd

RSD: RISC-V Out-of-Order Superscalar Processor.
  • 802
  • Apache License 2.0

swerv_eh1

En mappe med Western Digitals RISC-V SweRV Cores.
  • 784
  • Apache License 2.0

cv32e40p

CV32E40P er en i rækkefølge 4-trins RISC-V RV32IMFCXpulp CPU baseret på RI5CY fra PULP-Platform.
  • 739
  • GNU General Public License v3.0

axi

AXI SystemVerilog syntetiserbare IP-moduler og verifikationsinfrastruktur til højtydende on-chip-kommunikation.
  • 737
  • GNU General Public License v3.0

Cores-VeeR-EH1

VeeR EH1 kerne.
  • 704
  • Apache License 2.0

scr1

SCR1 er en højkvalitets open source RISC-V MCU-kerne i Verilog.
  • 672
  • GNU General Public License v3.0

lowrisc-chip

Rod-repoen til lowRISC-projekt og FPGA-demoer..
  • 554
  • GNU General Public License v3.0

pcileech-fpga

FPGA-moduler brugt sammen med PCILeech Direct Memory Access (DMA) Attack Software.
  • 426

projf-explore

Project F bringer FPGA'er til live med spændende open source-design, du kan bygge videre på.
  • 423
  • MIT

black-parrot

En Linux-kompatibel RISC-V multicore for og af verden.
  • 423
  • BSD 3-clause "New" or "Revised"

VeriGPU

OpenSource GPU, i Verilog, løst baseret på RISC-V ISA.
  • 389
  • MIT

pulpissimo

Dette er topniveauprojektet for PULPissimo-platformen. Det instansierer et PULPissimo open source-system med et PULP SoC-domæne, men ingen klynge.
  • 305
  • GNU General Public License v3.0

cvfpu

Parametrisk flydende komma-enhed med understøttelse af standard RISC-V-formater og -operationer samt transpræcisionsformater.
  • 288
  • Apache License 2.0

snitch

Magert, men meningsfuldt RISC-V-system! (ved pulp-platform).
  • 203
  • Apache License 2.0

Cores-VeeR-EL2

VeeR EL2 Core.
  • 182
  • Apache License 2.0

Coyote

Framework, der leverer abstraktioner af operativsystemer og en række delte netværk (RDMA, TCP/IP) og hukommelsestjenester til almindelige moderne heterogene platforme. (af FPgasystems).
  • 124
  • MIT

eurorack-pmod

Hardware og gateware til at komme i gang med FPGA-baseret lydsyntese med open source-værktøjer.
  • 113
  • GNU General Public License v3.0

riscv-simple-sv

En simpel RISC V-kerne til undervisning.
  • 110
  • BSD 3-clause "New" or "Revised"

ravenoc

RaveNoC er en konfigurerbar HDL NoC (Network-On-Chip) velegnet til MPSoC'er og forskellige MP-applikationer.
  • 95
  • MIT

wav-lpddr-hw

Wavious DDR (WDDR) Fysisk grænseflade (PHY) Hardware.
  • 79
  • Apache License 2.0

fpga-tamagotchi

Tamagotchi P1 til Analog Pocket og MiSTer.
  • 73
  • MIT

analogue-pocket-utils

Indsamling af IP og information om hvordan man udvikler til openFPGA og Analog Pocket.
  • 71
  • MIT

BrianHG-DDR3-Controller

DDR3-controller v1.60, 16 læse-/skriveporte, konfigurerbare bredder, prioritet, autoburst-størrelse og cache på hver port. VGA/HDMI multivindue videocontroller med alfa-blandet lag. Docs & TB'er inkluderet..
  • 50

davos

Distribueret Accelerator OS.
  • 49

S32X_MiSTer

Sega 32X implementering til MiSTer.
  • 44